Riassunto INIZIO LEGGI DATO1 SOMMA DATO2 SCRIVI RISUL DATO1 DEFB 5 DATO2 DEFW 7 RISULT DEFB ? FINE ;trasferisce il contenuto della locazione di indirizzo.

Slides:



Advertisements
Presentazioni simili
La struttura fisica e logica di un elaboratore
Advertisements

Classe III A A.s – 2011 Sistemi di Elaborazione e Trasmissione dell’Informazione 4 ore settimanali (2 laboratorio) Docenti Prof. Alberto Ferrari.
Dalla scrittura all’esecuzione
IL MICROCONTROLLORE ST6
Elaboratore e Sistemi Operativo
Prova di completamento: selezione di domande
2. Architettura di un calcolatore
Fondamenti di Informatica CDL in Ingegneria Gestionale - A.A Architettura di un calcolatore Ing. Simona Colucci.
Architetture dei Calcolatori (Lettere j-z) Il Processore (2)
2 Sistema composto da un numero elevato di componenti, in cui ogni componente svolge una sua funzione elaborazione dati memorizzazione dati trasferimento.
1 Corso di Informatica (Programmazione) Lezione 4 (24 ottobre 2008) Architettura del calcolatore: la macchina di Von Neumann.
Il processore PD32.
Il livello Microarchitetturale
Il Linguaggio Macchina
Com’è fatto un elaboratore?
3. Architettura Vengono descritte le principali componenti hardware di un calcolatore.
ARCHITETTURA DEL CALCOLATORE
EVOLUZIONE DEL PC Legge di Moore: La potenza dei calcolatori raddoppia ogni 18 mesi Metà anni 80 (Personal Computer IBM AT) Architettura 16 bit interna,
Fondamenti di Informatica Laurea in Ingegneria Civile e Ingegneria per lambiente e il territorio Il calcolatore Stefano Cagnoni e Monica Mordonini Dipartimento.
CPU (central process unit)
La macchina di von Neumann
L’Architettura del Sistema di Elaborazione
Il Modello logico funzionale dell’elaboratore
Microprocessore Intel 8086
I blocchi fondamentali dell’elaborazione Componenti e funzionamento del calcolatore I blocchi fondamentali dell’elaborazione.
Seconda Università degli Studi di Napoli Facoltà di Psicologia
I vettore interruzioni
Architetture dei Calcolatori (Lettere j-z ) Il Processore
Architettura del calcolatore
ARCHITETTURA DI UN ELABORATORE
LOGICA DI FUNZIONAMENTO
Sistemi di elaborazione e trasmissione delle informazioni
Unità centrale di processo

Informatica Lezione 4 Scienze e tecniche psicologiche dello sviluppo e dell'educazione Anno accademico:
Istruzioni Riferimento alla memoria
Architettura di una CPU
Architettura del calcolatore
Progettato e realizzato Da Daniele Scaringi 5AET
Prova intermedia Si rappresentino i seguenti numeri, espressi in decimale, in valore assoluto (con 8 bit), in complemento a 2 (con 8 bit), in complemento.
3  Sistema composto da un numero elevato di componenti, in cui ogni componente svolge una sua funzione  elaborazione dati  memorizzazione dati 
Calcolatori Elettronici Il Processore
Architettura IA - 16 M. Mezzalama - M. Rebaudengo - M. Sonza Reorda
Informatica Lezione 5 Scienze e tecniche psicologiche dello sviluppo e dell'educazione (laurea triennale) Anno accademico:
Calcolatori Elettronici Il Processore (2)
Corso di Laurea in Informatica Architettura degli elaboratori a.a La macchina programmata Instruction Set Architecture (2) Istruzioni I-type Indirizzamento.
Architettura di un calcolatore e linguaggio macchina.
Università degli Studi di Bergamo Facoltà di Lingue e Letterature Straniere Facoltà di Lettere e Filosofia A.A Informatica generale 1 Appunti.
Corso di Laurea in Scienze e Tecnologie Chimiche corso di Informatica Generale Paolo Mereghetti DISCo – Dipartimento di Informatica, Sistemistica e Comunicazione.
L’esecuzione dei programmi
Corso di Laurea in Biotecnologie corso di Informatica Paolo Mereghetti DISCo – Dipartimento di Informatica, Sistemistica e Comunicazione.
Il calcolatore Stefano Cagnoni e Monica Mordonini
Rappresentazione degli interi
Hardware Struttura fisica (architettura) del calcolatore formata da parti meccaniche, elettriche, elettroniche.
Informatica Lezione 4 Psicologia dello sviluppo e dell'educazione (laurea magistrale) Anno accademico:
Struttura Fondamentale degli Elaboratori Elaboratore –È un sistema numerico –È un sistema automatico –È un sistema a programamzione registrabile –Ha una.
STRUTTURA DELL’ELABORATORE
Come esegue le istruzioni il microprocessore Un’istruzione è sempre composta da più operazioni elementari.
Il Processore Il processore è la componente dell’unità centrale che elabora le informazioni contenute nella memoria principale L’elaborazione avviene eseguedo.
Dalla macchina di Von Neumann …
Presentazione di sistemi Ambrosio Federica Anna Esposito 3C inf.
Click to add text L’ Unità di Elaborazione. Struttura : Unità di controllo: coordina attività CPU ALU: unità aritmetico-logica, esegue operazioni tra.
Università degli Studi di Roma – Tor Vergata Facoltà di Ingegneria – Corso di Laurea in Ingegneria Medica Azione delle istruzioni.
I Microprocessori Unità 3 del libro Internet Working Sistemi e reti.
Hardware Struttura fisica (architettura) del calcolatore formata da parti meccaniche, elettriche, elettroniche.
Architettura degli elaboratori
Architettura e funzionalità
Azione delle istruzioni
Azione delle istruzioni
Relazioni tra CPU e Memoria e Dispositivi I/O
Transcript della presentazione:

Riassunto INIZIO LEGGI DATO1 SOMMA DATO2 SCRIVI RISUL DATO1 DEFB 5 DATO2 DEFW 7 RISULT DEFB ? FINE ;trasferisce il contenuto della locazione di indirizzo DATO1 nell’accumulatore ;aggiunge al contenuto dell’accumulatore il contenuto della locazione di indirizzo DATO2 ;trasferisce il valore dell’accumulatore nella locazione di indirizzo risul ;pseudoistruzioni di definizione dati

istruzioni Memoria centrale DATO1 DATO2 comandi Dati indirizzi Registro dati Registro indirizzi 0 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato Registro istruzioni u. di controllo rete di decodifica ALU accumulatore clock DATO3 Program counter

Memoria centrale DATO1 DATO2 comandi Dati indirizzi Registro dati Registro indirizzi 0 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato Registro istruzioni u. di controllo rete di decodifica ALU accumulatore clock DATO3 Program counter

Memoria centrale comandi Dati indirizzi Registro dati Registro indirizzi 0 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato Registro istruzioni u. di controllo rete di decodifica ALU accumulatore clock Program counter

Memoria centrale Unità centrale di processo comandi Dati indirizzi Registro indirizzi 0 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato Registro istruzioni u. di controllo rete di decodifica ALU accumulatore clock Program counter Registro dati

Memoria centrale Unità centrale di processo comandi Dati indirizzi Registro indirizzi 0 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo rete di decodifica ALU accumulatore clock Program counter Registro dati Registro istruzioni

Memoria centrale Unità centrale di processo comandi Dati indirizzi Registro indirizzi 0 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU accumulatore clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Registro indirizzi 1 Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU accumulatore clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU accumulatore clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU accumulatore clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi Registro di stato u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero1 Negatività0

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero1 Negatività0

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero0 Negatività0

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero0 Negatività0

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero0 Negatività0

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero0 Negatività0

Memoria centrale Unità centrale di processo comandi Dati indirizzi Bus datiBus dati Bus indirizziBus indirizzi u. di controllo ALU clock Program counter Registro dati Registro istruzioni rete di decodifica Carry0 Overflow0 Zero0 Negatività0