Scaricare la presentazione
La presentazione è in caricamento. Aspetta per favore
1
SVILUPPO DI COMPONENTI PER SISTEMI DEDICATI TRAMITE EDK: IL CASO DELLA DFT
Relatore: Prof. Fabrizio FERRANDI Correlatore: Ing. Marco Domenico SANTAMBROGIO Vincenzo RANA MATRICOLA
2
Sommario Introduzione Architetture di riferimento e finale
Trasformata discreta di Fourier Implementazioni del componente Spazio di indirizzamento del componente Dati relativi alle architetture Conclusioni e sviluppi futuri Vincenzo Rana
3
Virtex II Pro Evaluation Board
Parallel Cable IV Porta seriale FPGA Vincenzo Rana
4
Schema di una FPGA Blocchi di input/output Blocchi logici
configurabili Interconnessioni configurabili Vincenzo Rana
5
Architettura di riferimento
Vincenzo Rana
6
Architettura finale Vincenzo Rana
7
Trasformata discreta di Fourier
Analisi in frequenza dei segnali N rappresenta il numero di campioni n rappresenta il campione considerato k/N rappresenta la frequenza Vincenzo Rana
8
Implementazione originaria
Vincenzo Rana
9
Implementazione finale
Vincenzo Rana
10
Schema del DFT_module Segnale di avvio Calcolo non terminato
Calcolo terminato Vincenzo Rana
11
Spazio di indirizzamento
Vincenzo Rana
12
Registri in fase di ingresso
Vincenzo Rana
13
Registri in fase di uscita
Vincenzo Rana
14
Dati relativi alla DFT_32
Vincenzo Rana
15
Dati relativi alla DFT_1
Vincenzo Rana
16
Relazione tra cicli e blocchi
Vincenzo Rana
17
Relazione tra gate e blocchi
Vincenzo Rana
18
Relazione tra cicli e gate
Vincenzo Rana
19
Relazione tra costo e blocchi
Vincenzo Rana
20
Conclusioni e sviluppi futuri
Realizzazione di un sistema dedicato per il calcolo della Trasformata discreta di Fourier Implementazione di due architetture effettivamente mappabili sulla FPGA xc2vp7 SVILUPPI FUTURI Utilizzo della FPGA xc2vp20 per le architetture che richiedono una maggiore area Vincenzo Rana
Presentazioni simili
© 2024 SlidePlayer.it Inc.
All rights reserved.