Novita’ FTK da luglio P. Giannetti per il gruppo FTK Review Amchip - lieve cambiamento alla schedule Il problema del cooling ed I tests a punto 1 Test.

Slides:



Advertisements
Presentazioni simili
Primary Italian Saying How You Are.
Advertisements

Annual Burden of device 50 to 80 high-risk (class III) devices receive FDA approval annually 3500 medium-risk (class II) products are approved for marketing.
P. Capiluppi Organizzazione del Software & Computing CMS Italia I Workshop CMS Italia del Computing & Software Roma Novembre 2001.
1 La farm di ATLAS-Napoli 1 Gb/s 7 nodi con 2 CPU PIII a 1 GH, RAM 512 MB, 2 schede di rete a 100 Mb/s. Server con 2 CPU PIII a 1 GH, RAM 1 GB, 2 schede.
GLAST Italia 1 Riunione Glast Italia – Pisa, 18/02/2002 GLAST:Stato della collaborazione internazionale ed italiana R.Bellazzini I.N.F.N.- Pisa.
Zeus proposte di asseganzione in corso danno Sebastiano Albergo Giovanni Chiefari Raffaello Dalessandro CSN1 - Pisa 21 Giugno 2004.
Queuing or Waiting Line Models
Capitolo 20: Sistemi multimediali
Stato dei sistemi di High Voltage Low Voltage Detector Control system.
Ottimizzazione del tempo morto
LHC-f Referee M.Biasini, P. Checchia 17 Settembre 2009 Riunione CSN1 Risultati 2009 Strategia run / Resistenza radiazione Proposte finanziarie 2010 Milestone.
ATLAS milestones 5/9/12Leonardo Rossi /9/12Leonardo Rossi2 100% 80% 90% 100% 70% 90% 50% 70% 80%
Richiami di demografia
Richiesta sblocco SJ FTK Sharing costi FTK: grosso sforzo per AMchip05 e AMchip06 in 2013 dentro riquadro viola orizzontale; dentro riquadro verde impegno.
1 referee-ATLAS CSN I, Roma 2-3/4/2007 RELAZIONE DEI REFEREE DI ATLAS F. Bedeschi, R. Carlin, S. Dalla Torre, N. Pastrone 3 aprile 2007.
CMS RPC R&D for phase 2 Two types of upgrades proposed for the CMS RPC muon system: 1.Aging and longevity: installed in 2007, must continue to operate.
Sezione di Padova Contributo alla costruzione dei layers 6,7 Possibili task per PADOVA:  precedente proposta: R&D della procedura di assemblaggio degli.
R.N. - Referees LHCB-CSN1 09/021 LHCB : proposte dei referees Giulio D’Agostini Chiara Meroni Rosario Nania.
CMS RPC R&D for phase 2 Two types of upgrades proposed for the CMS RPC muon system: 1.Aging and longevity: installed in 2007, must continue to operate.
Cancer First-second most common cause of death in Western world One in 2-3 Western people will die of cancer.
G. Martellotti Roma RRB 16 Aprile Presentazione M&O cat A (per LHCb i M&O cat B sono gestiti autonomamente e non sono scrutinati fino al 2005/2006)
Produzione del chip standard cell AMchip03 Per SVT a CDF Breve descrizione dei tests del prototipo e risultati 1.il chip funziona (up to now) 2.ma yield.
B.Borgia 26/3/20081 Stato elettronica UG controllo TRD 26 Marzo 2008 A.Bartoloni, B.Borgia, F.Spada.
M. Citterio Roma 10 Gennaio 2006 Costo per l’upgrade del Calorimetro Elettromagnetico ad Argon Liquido di Atlas Mauro Citterio INFN Milano.
Capitolo 14 Il presente del congiuntivo (the present subjunctive)
ECAL (1) Torino intende assumersi la nuova responsabilita’ della costruzione completa delle Mother Boards per il VFE (gia` dati 30 kEuro nel 2003 per 100.
Accoppiamento scalare
BaBar Tier A Administration Workshop CCR, Paestum Giugno 2003 Alberto Crescente, INFN Sez. Padova.
Mobilità tra i Paesi del Programma KA103 A.A. 2014/2015 (KA103) Mobility Tool+ e il Rapporto Finale Claudia Peritore Roma luglio 2015.
L A R OUTINE D EL M ATTINO Ellie B.. Io mi sono svegliata alle cinque del mattino.
MUG-TEST A. Baldini 29 gennaio 2002
CSN M. Diemoz CMS – RRB24 SOLDI INVESTITI BENE...
- Referees PBTEV-CSN1 09/031 P-BTeV Relazione e proposte dei referee G.Batignani, C.Luci, M.Primavera Situazione 2003 L’esperimento e’ ancora in attesa.
D2b Antonio Lioy Marco Vallini Politecnico di Torino Dip. Automatica e Informatica (Pisa, Giugno 2015)
SUMMARY Different classes and distortions RIEPILOGO Le diverse classi e le distorsioni RIEPILOGO Le diverse classi e le distorsioni.
INFN-ITSupgrade meeting CERN, 24 Aprile 2013 V. Manzari Agenda:  Stato del progetto con particolare riguardo alle attività di nostra pertinenza  Proposta.
MS - NA62 TDAQ INFN – Settembre 2011 TDAQ in generale Distribuzione clock/trigger: progetto definito, moduli finali in arrivo (?), installazione prevista.
Status of FTK & requests 2013 Paola Giannetti, INFN Pisa, for the FTK Group ATLAS Italia, Sep 5, 2012 Old Milestones: we have even more relaxed our schedule.
 SLP Tests in VME test stand: Saverio – Pierluigi (Daniel)  New test stand: Enrico (Saverio – Pierluigi)  VME Tests versus new test stand tests (Enrico-Saverio-Pierluigi)
1 CSN1 - Lecce 26/09/2003 TOTEM Relazione e proposte finanziarie Referee: G: Chiefari, M. Curatolo, M. de Palma.
Online U. Marconi Milano, 21/9/ ~ 9000 optical link 40 MHz PCIe based readout 30 MHz × 100 kB/evt 5 Gb/s, 300 m long fibres from the FEE directly.
CMS RPC ITALIA' , Settembre Ischia-ITALIA RPC DCS Giovanni Polese.
MS - NA62 TDAQ INFN – Maggio 2012 NA62 TDAQ status report M. Sozzi Incontro con referee INFN CERN – 25 Maggio 2012.
Il progetto ARTISAN Angelo Frascella – ENEA (8 Luglio 2011)
Music Television Special Features. Etere For Music TV Integrated Music scheduling Music Video Cross fade Titling control.
G. RizzoSVT –Preventivi 2013, June SVT - Attivita ’ 2013 Giuliana Rizzo Universita ’ & INFN Pisa Stato Attivita ’ 2012 Attivita ’ 2013: prime idee.
What’s new in KLOE-2? Testing procedures after assembly: Tests with X-ray gun (6 KeV source) for gain measurements (I-V curve) Tests with  source for.
Interessi e richieste finanziarie per IBL. 2 IBL Lay-out 2  Since IBL is an additive layer, its radiation length has to be extremely small  Geometry.
CSN1- Settembre 2011M.Grassi1 ATLAS Relazione dei referees A. Cardini, M. Grassi, D. Lucchesi, G. Passaleva, A. Passeri.
Varie Qualificazioni Congratulazioni a Simone che ha completato la qualificazione ! Anche la qualificazione di Mauro sarebbe arrivata ad un anno ma poiche`
TOTEM: rapporto dei referee C.Bini, M.Curatolo, P.Paolucci 21 settembre 2007.
Status Acceleratore e budget. Status Nell’ Ottobre 2010 abbiamo terminato la stesura di un nuovo “CDR2” pubblicato su:
TOTEM review a LHCC C. Cecchi CSN1, Parma 24/09/2010 CSN1, Parma 23/09/10C. Cecchi  STATO DELL’ESPERIMENTO & PHYSICS PLAN 2010/2011  INSTALLAZIONE DI.
MM news & status -Final Design Review -NA for NSW -altre attività MM.
Project IOLI Practical exemple in Italy and in Sicily Il presente progetto è finanziato con il sostegno della Commissione europea. L’autore è il solo responsabile.
Sommario richieste CSN1 Consiglio di Sezione 28/06/2013 Attilio Andreazza.
Status of FTK & requests 2013
ATLAS – CMS – RD-FAS2 Sblocchi e nuove richieste
MPGD_NEXT Miscellanea: MILESTONES 2016 & 2017 SBLOCCO S.J.
Calorimetro LAR ATLAS Italia Roma 28 novembre 2008
Stato e prospettive del lavoro sulle memorie associative.
PixFEL PV Personale partecipante e richieste finanziarie
R&D fase 2 – RPC 4st meeting
FTK Report Paola for the FTK Team Martedi’ 15 settembre, Pisa.
Atlas Milano Giugno 2008.
P. Giannetti per il gruppo FTK
STATUS DHCAL PCB STUDY for RPC and MicroMegas
Study of Bc in CMSSW: status report Silvia Taroni Sandra Malvezzi Daniele Pedrini INFN Milano-Bicocca.
Preliminary results of DESY drift chambers efficiency test
CdS 2017: embargo fino a TAUP2017
Transcript della presentazione:

Novita’ FTK da luglio P. Giannetti per il gruppo FTK Review Amchip - lieve cambiamento alla schedule Il problema del cooling ed I tests a punto 1 Test miniasic e ordini di AMchip05 Le schede FTK nel TDR del TDAQ Richieste e responsabilita’

Review 1 Review AMchip Review Boards TDR schedule MOU schedule

AMCHIP status MiniAsic - ongoing tests at Milan – Silicon Creation Serializer/Deserializer OK Design of AMchip05 (LPNHE-MI-LNF-PI-) advanced – Submission during october Design of AMchip06 expected for spring 2014 – as early as possible to maintain the commissioning milestone BGA package common to AMchip05 & 06 defined – Amchip05 order started PACKAGE ASE DESIGN 2 Gb/s data transfer

SETUP for COOLING TESTs at Point 1 Responsabile A. Lanza (PAVIA)

BOARDS

FTK_IM prototype compatible with DF via FMC connector. Problem with power generator solved (changed component) Output to DF tested up to 400 MHz (design) for some lines. New requirement from DF: more lines at 400MHz required → new version needed FRASCATI / WASEDA

La nuova scheda AMBSLP just arrived – under test XILINX ARTIX 7 in place of SPARTAN 6 Smaller LAMBS → normal shape High Density connectors NO PARALLEL BUSES ONLY SERIAL LINK CONNECTIONS

miniLAMBSLP and LAMBSLP miniLAMBSLP LAMBSLP READY to order QFN64 BGA 23x23

HW is OK but…. TDAQ - TDR….. I samples dalla produzione ufficiale di ATLAS per rifare I plots di FTK con IBL incluso nella simulazione non sono ancora disponibili. Integrazione con il sistema di produzione ha richiesto lavoro addizionale ed imprevisto, sample di calibrazione del sistema arrivati con 1 mese di ritardo Esiste il capitolo 8 pronto su FTK, ma I plot sono vuoti → non possiamo essere sicuri di riuscire ad ordinare AMchip06 nel 2013 se approvazione FTK ritarda - proponiamo di spostare i fondi (200 keuro) al 2014

Richieste SBLOCCO SJ 2013 : solo 5 k€ su Pisa (non core) per completare miniLAMB e LAMBSLP PER IL 2014: FRASCATI : Produzione mezzanine FTK_IM -> 135 keuro; CPU ATCA (non core) 7 keuro. PISA : schede e chips per 20 AMBSLPs -> 30 Pisa + 10 keuro SJ di contingenza. MILANO : 1.AMchip06 MLM masks 200 keuro (I 195 keuro recuperati dal ) 2.tests AMchips alla Microtest 50 keuro + 50 SJ alla definizione finale del costo. PAVIA : consumo per test di raffreddamento e sviluppo del controllo del power supply: 5 keuro TOT = [ ] core + [7+5] (not core) = 415 k€ (core) + 12 k€ (non core) + 60 k€ SJ

FTK team organization Deputy Project Manager - P. Giannetti (Pisa) Task LeadersHardware FTK_IM - M. Beretta (Frascati) AMBoard - M. Piendibene (Pisa) LAMB – P. Giannetti (Pisa) AMBoard and LAMB firmware - D. Magalotti (Perugia) AM chip - A. Stabile (Milan), System Integration Tests & board integration in the Vertical Slice - M. Piendibene (PI) DAQ integration: Vertical Slice/Demonstrator - A. Annovi (Frascati) Rack integration including power supplies, cooling, & safety - A. Lanza (Pavia) Interface to level-2 - A. Negri (Pavia), A. Annovi (Frascati) FTK simulation - G. Volpi (LNF) RESPONSABILITA’ ITALIANE IN FTK THIS IS THE PAST: project leader will be voted and will nominate all the others

Conclusions Hardware development is ok The collaboration is strong with new important entries Simulation and performance studies with IBL accumulated a significant delay

"Test AMchip05 completo" milestone di fine giugno "Completa integrazione AMBSLP in FTK con AMchip05" milestone di dicembre. MILESTONES

14 AMchip05 design

15 Changes in LOGIC (LPNHE-Milan): o SERDES 16 bits (2 DC) (AMchip04 was 15 bits 3 DC. Internally it's always 18 bits with configurable DC) o Two pattern inputs one pattern output (merge of pattern streams) o 1-layer match threshold (other thresholds: never, 8, 7, 6, always) o double width mode (4 bus - 32 bit) o optional continuous readout mode (AMchip04 was event based only) Change for implementation of design o Majority inside pattern becomes full custom (MILAN) o New Low Power full custom cell for pattern (LNF) New features wrt AMchip04 Milan

Not USA responsabilities cost sharing – – TDR status 16 ITALIA core 2013: = 220 keuro AMchip06 ITALIA core 2014: 135 (FTK_IM)+ 30 (AMBSLP) (tests parzialmente SJ) = 285 keuro ITALIA core 2015: 80 (AMBSLP)+200 wafers = 280 keuro ITALIS core : = 390 keuro AMBSLP + qualche spesa piccola non-core