University of Padova Information Engineering Dept. – Microelectronics Lab. Corso di Laurea in Ingegneria dell’Informazione Elettronica Digitale - Lezione 5 - Andrea Gerosa - Tel
Es. 2.9 BC DE BC DE A=0 A=1
Es. 2.12
NAND Gate X Y Z ZYX)Z,Y,X(F X Y Z ZYX)Z,Y,X(F
NOR Gate X Y Z ZYX)Z,Y,X(F + X Y Z ZYX)Z,Y,X(F
OR / NOR esclusivi XOR: XNOR YXYXYX YXYXYX X Y X Y X Y or X Y (X Y)
XOR/XNOR Estensione a 3 o più ingressi: funzione dispari: Funzione pari: complemento della funzione dipari X1XX0X 1XX0XX XYYX ZYX)ZY(XZ ) YX( ZYXZYXZYXZYXZYX
Simboli XOR: XNOR:
Esempio: funzione dispari F = X Y Z F = (X Y) Z X Y Z F
Esempio: funzione pari F = W X Y Z F = (W X) (Y Z) W X Y F Z
Buffer È una porta logica tale che F = X: Corrisponde all’identità e quindi dal punto di vista logico non è altro che una connessione Ma dal punto di vista elettronico permette di rigenerare i segnali di tensione e ridurre i tempi di propagazione XF
Uscite ad alta impedenza Aggiungiamo a 1 e 0 un terzo livello logico: alta impedenza (Hi-Z) L’uscita di una porta logica in alta impedenza si comporta come un circuito aperto
Il buffer 3-State Per EN = 0, l’uscita è in alta impedenza indipendentemente dal volre dell’ingresso IN. Per EN = 1, il valore dell’uscita è uguale a quello dell’ingresso. IN EN OUT Simbolo Tabella di verità
Chapter 2 - Part 2 15 Terms of Use All (or portions) of this material © 2008 by Pearson Education, Inc. Permission is given to incorporate this material or adaptations thereof into classroom presentations and handouts to instructors in courses adopting the latest edition of Logic and Computer Design Fundamentals as the course textbook. These materials or adaptations thereof are not to be sold or otherwise offered for consideration. This Terms of Use slide or page is to be included within the original materials or any adaptations thereof.