University of Padova Information Engineering Dept. – Microelectronics Lab. Corso di Laurea in Ingegneria dell’Informazione Elettronica Digitale - Lezione.

Slides:



Advertisements
Presentazioni simili
Algebra di Boole Casazza Andrea 3EA I.I.S. Maserati.
Advertisements

D. Menasce1 Queste trasparenze sono disponibili sul sito web dellautore: (selezionare lopzione COURSES) Queste.
Elaborazione dei segnali mediante circuiti analogici o digitali.
Algebra di Boole..
(sommario delle lezioni in fondo alla pagina)
Cap. II. Funzioni Logiche
Corso C Porte logiche.
Corso C Porte logiche.
Algebra di Boole.
Laboratorio ricerca-azione: Metodiche formative per adulti
Esercitazioni su circuiti combinatori
Reti Logiche A Lezione n.1.4 Introduzione alle porte logiche
CIRCUITI ELETTRONICI ANALOGICI E DIGITALI
IFTS2002 Acq. Dati Remoti: INFORMATICA
Transistor MOSFET Dispositivo a semiconduttore con tre terminali
Porte Logiche Open Collector e Connessione Wired-OR
Algebra di Boole.
Corso Fisica dei Dispositivi Elettronici Leonello Servoli 1 Retta di carico (1) La retta dipende solo da entità esterne al diodo.
Indice: L’algebra di Boole Applicazione dell’algebra di Boole
PRESENTAZIONE DEGLI ARGOMENTI: SIMBOLI GRAFICI E RELATIVE OPERAZIONI LOGICHE TABELLE DI VERITA INTEGRATI DIGITALI DELLE FAMIGLIE TTL E CMOS E LORO RICONOSCIMENTO.
1 Premessa In questo progetto sono stati implementati tutti gli esercizi di Complementi di esercizi di Reti logiche. Elenco degli esercizi svolti: 1.Registro.
Approvvigionamento esterno di servizi
Gestione stock: stock bloccato e di rottamazione
Linguaggi e Programmazione per l’Informatica Musicale
ELETTRONICA GEORGE BOOLE FUNZIONI LOGICHE Lezione N° 1
Algebra di Boole.
Chapter 5 - Part 2 1 Procedura di sintesi  Specifiche  Formulazione – Ricavare un diagramma o una tabella di stato  Assegnazione della codifica di stato.
Circuiti Integrati Digitali L’ottica del progettista
Calcolo dei costi di riferimento e simulazione
Tesina di fine corso Argomento: Corso: Professore: Autori:
Corso di Laurea in Ingegneria dell’Informazione
L’invertitore Circuiti Integrati Digitali L’ottica del progettista
Consumo di potenza.
ARCHITETTURA DEI SISTEMI ELETTRONICI
Ontologia AA F. Orilia. Lez. 16 Discussione dell'approccio controfattualista di lewis condotta da Antonio De Grandis.
Circuiti logici.
Università degli studi di Parma Dipartimento di Ingegneria dell’Informazione Politecnico di Milano © 2001/02 - William Fornaciari Reti Logiche A Lezione.
Sicurezza II, A.A. 2011/2012 OpenID Speaker: André Panisson, PhD student Università degli Studi di Torino, Computer Science Department Corso Svizzera,
MyEconLab_Univerità degli studi di Milano, corso Prof.ssa Valentina Raimondi How to Access MyEconLab 1.
University of Padova Information Engineering Dept. – Microelectronics Lab. Corso di Laurea in Ingegneria dell’Informazione Elettronica Digitale - Lezione.
Corso di Laurea in Ingegneria dell’Informazione
ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 8 Enumerazione di funzioniEnumerazione di funzioni Reti logicheReti logiche Reti logiche combinatorieReti.
Circuiti Sequenziali Elementi di memoria Logic combinatoria Inputs
Elaborazione vendite in conto terzi (senza avviso di consegna)
LATCH. Circuiti Sequenziali I circuiti sequenziali sono circuiti in cui lo stato di uscita del sistema dipende non soltanto dallo stato di ingresso presente.
Algebra di Boole.
Fondamenti di Informatica1 Memorizzazione su calcolatore L'unità atomica è il bit (BInary DigiT) L'insieme di 8 bit è detta byte Altre forme di memorizzazione:
Rappresentazione dell'informazione
1 Informatica di base A.A. 2004/ Informazioni sul docente Docente: Prof. Francesca Rossi Tel:
Algebra di Boole L’algebra di Boole è un formalismo che opera su variabili (dette variabili booleane o variabili logiche o asserzioni) che possono assumere.
Vincenza Ferrara - Dicembre 2007 Fondamenti di Matematica e Informatica Laboratorio Informatica I anno a.a
Algebra di Boole.
Politecnico di Milano Facoltà di Ingegneria dell’ Informazione Laurea Specialistica in INGEGNERIA INFORMATICA La laurea Specialistica in Ingegneria Informatica.
SUMMARY Time domain and frequency domain RIEPILOGO Dominio del tempo e della frequenza RIEPILOGO Dominio del tempo e della frequenza.
NANDNOR A BA NAND B falso vero falso vero vero vero falso vero falso A BA NOR B falso vero falso vero falso vero falso falso vero falso
SUMMARY Quadripoles and equivalent circuits RIEPILOGO Quadripoli e circuiti equivalenti RIEPILOGO Quadripoli e circuiti equivalenti.
ELETTRONICA DIGITALE – circuiti sequenziali
MyEconLab_Univerità degli studi di Milano, corso Prof.ssa Valentina Raimondi How to Access MyEconLab 1.
Gestione trasferte SAP Best Practices. ©2013 SAP AG. All rights reserved.2 Finalità, vantaggi e passi fondamentali del processo Finalità  Fornire una.
Gestione intersocietaria dell'ordine
SUMMARY A/D converters RIEPILOGO Convertitori A/D RIEPILOGO Convertitori A/D.
SUMMARY Interconnection of quadripoles RIEPILOGO Interconnessione di quadripoli RIEPILOGO Interconnessione di quadripoli.
La tabella delle verità è un modo per rappresentare il comportamento di una funzione combinatoria La tabella delle verità ha due tipi di colonne: colonne.
Esercizio n o 3 Si realizzi una calcolatrice a 32 bit con interfaccia “normale” (decimale) con LabView, utilizzando SOLAMENTE: –convertitore decimale (input)
Logica di base e Conversione analogico-digitale Lezione 3 / Prima parte Gaetano Arena e.mail: 1.
Calliope-Louisa Sotiropoulou I NTRODUZIONE ALLA T ECNOLOGIA D ELL ’FPGA F IELD P ROGRAMMABLE G ATE A RRAYS PISA, 02/03/2016 Marie Curie IAPP Fellow - University.
Il tesoro dei sette mari
Circuiti digitali Architettura © Roberto Bisiani, 2000
Elementi di base per lo studio dei circuiti digitali
Introduzione a Logisim
Transcript della presentazione:

University of Padova Information Engineering Dept. – Microelectronics Lab. Corso di Laurea in Ingegneria dell’Informazione Elettronica Digitale - Lezione 5 - Andrea Gerosa - Tel

Es. 2.9 BC DE BC DE A=0 A=1

Es. 2.12

NAND Gate X Y Z ZYX)Z,Y,X(F  X Y Z ZYX)Z,Y,X(F 

NOR Gate X Y Z ZYX)Z,Y,X(F  +  X Y Z ZYX)Z,Y,X(F 

OR / NOR esclusivi XOR: XNOR YXYXYX  YXYXYX  X Y X  Y X Y or X  Y (X  Y)

XOR/XNOR  Estensione a 3 o più ingressi: funzione dispari:  Funzione pari: complemento della funzione dipari  X1XX0X   1XX0XX     XYYX    ZYX)ZY(XZ ) YX(        ZYXZYXZYXZYXZYX

Simboli  XOR:  XNOR:

Esempio: funzione dispari  F = X Y Z  F = (X Y) Z X Y Z F

Esempio: funzione pari  F = W X Y Z  F = (W X) (Y Z) W X Y F Z

Buffer  È una porta logica tale che F = X:  Corrisponde all’identità e quindi dal punto di vista logico non è altro che una connessione  Ma dal punto di vista elettronico permette di rigenerare i segnali di tensione e ridurre i tempi di propagazione XF

Uscite ad alta impedenza  Aggiungiamo a 1 e 0 un terzo livello logico: alta impedenza (Hi-Z)  L’uscita di una porta logica in alta impedenza si comporta come un circuito aperto

Il buffer 3-State  Per EN = 0, l’uscita è in alta impedenza indipendentemente dal volre dell’ingresso IN.  Per EN = 1, il valore dell’uscita è uguale a quello dell’ingresso. IN EN OUT Simbolo Tabella di verità

Chapter 2 - Part 2 15 Terms of Use  All (or portions) of this material © 2008 by Pearson Education, Inc.  Permission is given to incorporate this material or adaptations thereof into classroom presentations and handouts to instructors in courses adopting the latest edition of Logic and Computer Design Fundamentals as the course textbook.  These materials or adaptations thereof are not to be sold or otherwise offered for consideration.  This Terms of Use slide or page is to be included within the original materials or any adaptations thereof.