ELETTRONICA DIGITALE A.A. 2003 - 2004 prof. Alessandro Paccagnella DEI, Università di Padova

Slides:



Advertisements
Presentazioni simili
Come analizzare i dati (principali test statistici impiegati)
Advertisements

Lezione 22 – Sistemi Cellulari UMTS
Fondamenti di Informatica I a.a Fondamenti di Informatica I Presentazione del corso Docenti Monica Bianchini Monica Bianchini Dipartimento di.
Capitolo 2 Nozioni fondamentali su Java Lucidi relativi al volume: Java – Guida alla programmazione James Cohoon, Jack Davidson Copyright © The McGraw-Hill.
Segnali e sistemi per le telecomunicazioni - Claudio Prati Copyright © The McGraw-Hill Companies, srl.
Anodo catodo.
Copyright, 2006 © ISTC-SPFD-CNR ISTITUTO DI SCIENZE E TECNOLOGIE DELLA COGNIZIONE Piero Cosi SEZIONE DI PADOVA - FONETICA E DIALETTOLOGIA Via G. Anghinoni,
Fondamenti di Informatica
Siena, settembre 2005 (III) 1 Theory of electron transport in semiconductor materials and structures Carlo Jacoboni INFM-CNR National Research Center on.
Microelettronica Anno Accademico Prof. Adelio Salsano
PHOTON-TIMING DETECTOR MODULE FOR SINGLE-MOLECULE SPECTROSCOPY
Elettronica dei Sistemi Wireless LM Ingegneria Elettronica a.a. 2011/2012.
Corso di Laurea in Ingegneria Elettronica - U niversità di N apoli F EDERICO II Autori XXXXX XXXXXXX YYYYY YYYYYYY ZZZZZ ZZZZZZZ Titolo tesina Parte X:
Transistor MOSFET Dispositivo a semiconduttore con tre terminali
3/07/2006Catania CSN11 KLOE Stato dellesperimento: –a marzo si è conclusa con successo la presa-dati dellesperimento, Raccolti: 2.5 fb -1 on-peak0.250.
ELETTRONICA DIGITALE A.A
ELETTRONICA DIGITALE A.A prof. Alessandro Paccagnella DEI, Università di Padova
ELETTRONICA DIGITALE A.A
ELETTRONICA DIGITALE A.A
PORTE LOGICHE - i parametri dei fogli tecnici
1 PORTE LOGICHE - i parametri dei fogli tecnici Valori Massimi Assoluti Vcc max, Vin max, T max Condizioni Operative Consigliate Vcc Vin Tstg Vout (tf,
Fondamenti di Informatica
Corso Fisica dei Dispositivi Elettronici Leonello Servoli 1 I Transistori I transistor sono dispositivi con tre terminali sviluppati dal I tre terminali.
Corso Fisica dei Dispositivi Elettronici Leonello Servoli 1 Retta di carico (1) La retta dipende solo da entità esterne al diodo.
1 laboratorio di calcolo II AA 2003/04 ottava settimana a cura di Domizia Orestano Dipartimento di Fisica Stanza tel. ( )
S 2 DEL - Solid State and Diamond Electronics Lab ROMA TRE 1/11 Rivelatori in diamante per imaging di sorgenti UV e X S 2 DEL – Solid State and Diamond.
Applicazioni dell'Elettronica basata sul Diamante _________________________________________ Arnaldo Galbiati SOLARIS PHOTONICS Alkaline Solar Cells and.
Rivelatori a stato solido basati su diamante per applicazioni su raggi X Buongiorno a tutti !!! Scopo di questa presentazione e mostrarvi alcuni dei.
Compito desame del Svolgimento della Sezione 5: CONTROLLORI Esempio preparato da Michele MICCIO.
Elettronica dei Sistemi Digitali Elettronica dei Sistemi Digitali L-A 2007/08 Aldo Romani, tel
Adapted from J. Rabaey et al, Digital Integrated Circuits 2nd, 2003 Prentice Hall/Pearson a.a Progetto di sistemi elettronici LA - esercitazioni.
Scuola di Dottorato della Facoltà di Scienze MM. FF. NN., Università di Milano Bicocca ELEMENTI DI ORGANIZZAZIONE AZIENDALE Funzione finanza e controllo:
Alcuni moduli per processare i segnali provenienti dai rivelatori
Ischia, giugno 2006Riunione Annuale GE 2006 Exploiting the Body Effect to Improve Analog CMOS Circuit Performances *P. Monsurrò, **S. Pennisi, *G.
Semiconduttori di Potenza
OVVERO Una delle 3 articolazioni del dipartimento di Elettronica ed Elettrotecnica : Elettronica Elettrotecnica Automazione.
I sistemi G.I.S. Una breve panoramica. G Sta per GeographicG Sta per Geographic I GIS hanno a che fare con la cartografiaI GIS hanno a che fare con la.
Gli ambienti di apprendimento Firenze, 3 marzo 2006.
Progettazione di circuiti e sistemi VLSI
IMM ISTITUTO PER LA MICROELETTRONICA E MICROSISTEMI (IMM) – CONSIGLIO NAZIONALE DELLE RICERCHE (CNR) UNITA DI CATANIA Dispositivi di potenza ed iperfrequenza.
1 6. Astronomia Gamma Corso Astrofisica delle particelle Prof. Maurizio Spurio Università di Bologna. A.a. 2011/12.
Motor Sizing.
Elettronica digitale, analogica e di potenza
1 CHOOSE LED incasso recessed NEW Product presentation Pregnana Milanese, December 2009.
Prospettive delle attivita' di Astrofisica Nucleare con Recoil Mass Separators Prospettive delle attivita' di Astrofisica Nucleare con Recoil Mass Separators.
Università degli Studi di Pavia
Stato dei sistemi di High Voltage Low Voltage Detector Control system.
Rivelazione raggi cosmici ad alta energia con controllo remoto
Architettura degli Elaboratori
From: G Johnson and K Scholes, Exploring Corporate Strategy, 4th edition Comprendere la capacità strategica dellorganizzazione (Resources-based View -
Elettronica digitale, analogica e di potenza
1 Sistema Bibliotecario di Ateneo | Università di Padova 1 I servizi avanzati del catalogo e il portale AIRE Seminario per gli studenti di Ingegneria Meccatronica.
Circuiti Integrati Digitali L’ottica del progettista
Corso di Laurea in Ingegneria dell’Informazione
L’invertitore Circuiti Integrati Digitali L’ottica del progettista
Processo di fabbricazione
Consumo di potenza.
Tempo di ritardo.
C.E.A.D.12.1 CIRCUITI ELETTRONICI ANALOGICI E DIGITALI LEZIONE N° 12 (2 ore) Flip – Flop Soft node e dinamiciFlip – Flop Soft node e dinamici Confronto.
CIRCUITI ELETTRONICI ANALOGICI E DIGITALI
CIRCUITI ELETTRONICI ANALOGICI E DIGITALI
Elettronica analogica e digitale (definizioni e caratteristiche generali) E.Gandolfi.
Circuiti matematici con amplificatori operazionali
FAMIGLIE LOGICHE.
Filtri del secondo ordine e diagrammi di Bode
Elettronica digitale Giovanni Ambrosi Matteo Duranti
Laboratorio II, modulo Elettronica digitale ( cfr. )
Laboratorio II, modulo Elettronica digitale (2a parte) (cfr.
Memorie Laboratorio di Architetture degli Elaboratori I
CORSO DI RECUPERO DI MATEMATICA
Transcript della presentazione:

ELETTRONICA DIGITALE A.A prof. Alessandro Paccagnella DEI, Università di Padova tel

Alessandro PaccagnellaA.A Elettronica Digitale Programma del Corso Sistemi di numerazione e codifica (cap.2 Fummi) Algebra di Boole, forme canoniche (cap.3 Fummi) Metodi di minimizzazione, mappe di Karnaugh, metodo di Quine McCluskey, algoritmo di Petrick (cap.4 Fummi) Caratteristiche statiche e dinamiche delle porte logiche (cap.1 Rabaey) MOSFET (cap.2 Rabaey) Invertitore e porte CMOS statiche (cap.6 Rabaey) Unità funzionali (cap.10 Fummi) Memorie (cap.12 Rabaey) Componenti programmabili (cap.8 Fummi & Rabaey) Addizione e moltiplicazione binaria, rappresentazione in virgola fissa e mobile (cap.10 Fummi) Circuiti aritmetici (cap.9 Fummi) Latch e Flip-Flop (cap.5 Fummi) Macchine sequenziali sincrone (cap.6 Fummi)

Alessandro PaccagnellaA.A Elettronica Digitale Linvertitore ideale Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson R i = R o = 0 Fanout = NM H = NM L = V DD /2 g = V in V out

Alessandro PaccagnellaA.A Elettronica Digitale Sorgenti di rumore nei circuiti digitali Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson i(t) Inductive coupling Capacitive couplingPower and ground noise v (t) V DD

Alessandro PaccagnellaA.A Elettronica Digitale Caratteristica di trasferimento dellinvertitore V(x) V(y) V OH V OL V M V OH V OL f V(y)=V(x) Switching Threshold Nominal Voltage Levels VOH = f(VOL) VOL = f(VOH) VM = f(VM) Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson

Alessandro PaccagnellaA.A Elettronica Digitale Tensioni caratteristiche della curva I/O Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson V IL V IH V in Slope = -1 V OL V OH V out 0 V OL V IL V IH V OH Undefined Region 1

Alessandro PaccagnellaA.A Elettronica Digitale Margini a rumore Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson Noise margin high Noise margin low V IH V IL Undefined Region "1" "0" V OH V OL NM H L Gate Output Gate Input

Alessandro PaccagnellaA.A Elettronica Digitale Proprietà rigenerativa Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson

Alessandro PaccagnellaA.A Elettronica Digitale Fan-in e fan-out Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson N Fan-out N Fan-in M M

Alessandro PaccagnellaA.A Elettronica Digitale Tempi caratteristici Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson

Alessandro PaccagnellaA.A Elettronica Digitale Modello RC del ritardo Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson v out v in C R t p = ln (2) = 0.69 RC Important model – matches delay of inverter

Alessandro PaccagnellaA.A Elettronica Digitale Consumo di potenza Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson Instantaneous power: p(t) = v(t)i(t) = V supply i(t) Peak power: P peak = V supply i peak Average power:

Alessandro PaccagnellaA.A Elettronica Digitale Fattori di merito Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson Power-Delay Product (PDP) = E = Energy per operation = P av t p Energy-Delay Product (EDP) = quality metric of gate = E t p

Alessandro PaccagnellaA.A Elettronica Digitale Analisi del consumo di energia Da J.Rabaey, A. Chandrakasan, B. Nikolic: Digital Integrated Circuits, 2nd Edition, Prentice Hall, Copyright 2003 Prentice-Hall/Pearson v out v in CLCL R