Progetto RSA Analisi di un progetto di una rete per la direzione dei veicoli negli opportuni parcheggi in base alla loro lunghezza Cappa Francesca 0000469838.

Slides:



Advertisements
Presentazioni simili
Aritmetica Binaria
Advertisements

MULTIVIBRATORI BISTABILI
Fenomeni transitori: alee
Dalla macchina alla rete
Cassaforte asincrona SR
Cassaforte asincrona con retroazioni dei FF SR La Cassaforte asincrona è una rete che una volta ricevuti in ingresso le combinazioni , invia un.
Circuiti Sequenziali Asincroni
Esempi di progetto di circuiti seq. asincroni
Calcolatori Elettronici Parte IV
Introduzione ai circuiti sequenziali
Sintesi FSM – Prima parte
Macchine non completamente specificate
Circuiti di memorizzazione elementari: i Flip Flop
Sintesi dei circuiti sequenziali
Autronica LEZIONE N° 15 Reti sequenziali, concetto di memoria, anelli di reazione Esempio, Flip-Flop R-S Tecniche di descrizione Grafo orientato Diagramma.
ARCHITETTURA DEI SISTEMI ELETTRONICI
ARCHITETTURA DEI SISTEMI ELETTRONICI
ARCHITETTURA DEI SISTEMI ELETTRONICI
A.S.E.25.1 ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 25 Reti sequenziali sincronizzate complesseReti sequenziali sincronizzate complesse –Macchina.
A.S.E.18.1 ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 18 Reti sequenzialiReti sequenziali Tecniche di descrizioneTecniche di descrizione –Tabella.
ARCHITETTURA DEI SISTEMI ELETTRONICI
ARCHITETTURA DEI SISTEMI ELETTRONICI
A.S.E.29.1 ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 29 Riconoscitore di sequenza 1Riconoscitore di sequenza 1 Sintesi del Flip-Flop D latchSintesi.
ARCHITETTURA DEI SISTEMI ELETTRONICI
Flip-flop e Registri.
Reti Combinatorie: sintesi
Macchine sequenziali.
Dalla macchina alla rete: reti LLC
BIOINGEGNERIA S. Salinari Lezione 5. Lalgoritmo di retropropagazione Premesse 1.Reti Duali Si definiscono reti duali reti per cui è verificata la seguente.
Macchine sequenziali.
Esempi di Automi a stati Finiti
Progetto RSS Creazione di una rete per gestire lo spegnimento di macchine in caso di blackout.
Un magazzino della frutta dispone di una pompa di calore per il mantenimento del clima entro un intervallo di temperatura. Una condizione termica critica.
Progetto Rete Sequenziale Sincrona
Rete Asincrona Una rete sequenziale asincrona è dotata di due ingressi E, X e di una uscita Z. L'uscita Z deve diventare 1 solamente quando durante l'ultima.
Di Ilaria Bertoletti Progetto Asincrono Esame Reti Logiche 30/01/13.
Progetto Rete Sequenziale Asincrona
Introduzione.
Una rete sequenziale asincrona è dotata di due
PROGETTO 1 Un lettore di musica digitale è dotato di un sistema per la regolazione del volume composto da tre pulsanti + e – e [] e progettato in modo.
Una macchina sequenziale asincrona ha due ingressi x1, x2 e un'uscita z. Gli ingressi non cambiano mai di valore contemporaneamente. L'uscita assume il.
Diagramma degli stati che descrive il comportamento della rete.
FlipFlop D Asincrono Il FlipFlop D è una rete sequenziale asincrona che si comporta da memoria. E' caratterizzato, nella versione più semplice, da 2 ingressi.
Cassaforte Asincrona di Mealy
FlipFlop D Asincrono Il FlipFlop D è una rete sequenziale asincrona che si comporta da memoria. E' caratterizzato, nella versione più semplice, da 2 ingressi.
Lascensore di un edificio a 2 piani utilizza 2 sensori S0, S1 per determinare la posizione della cabina passeggeri. Il segnale generato da ciascun sensore.
Progetto VHDL: Esempio 1 Reti Asincrone
Progetto Asincrono Schematico.
Sistema di regolazione del volume Il progetto consiste nella sintesi e nella realizzazione attraverso Xilinx di un sistema per la regolazione del volume,
RETE ASINCRONA Una rete sequenziale asincrona prende in ingresso due segnali X2 e X1 emessi da un telecomando e, in base alle combinazioni successive di.
Diagramma degli stati primitivo (Mealy)
Rete sequenziale asincrona.
Riassunto Rete Vi sono dunque due ingressi (X1,X2) e ununica uscita; X1 e X2 non cambiano mai contemporaneamente Luscita va a 1 se viene rispettata la.
Diagramma degli stati Tabella degli stati Stati compatibili Le classi di compatibilità che soddisfano copertura e chiusura sono: [A, C] - α [B, G] -
Specifiche di Sistema.
In una macchina automatica vengono utilizzati due segnali binari X1,
Tecnologie delle Costruzioni Aeronautiche 1 Esercitazione 3 © Goran Ivetic.
Una rete sequenziale asincrona è dotata di due ingressi X1, X2 e di un’uscita Z. I segnali X2 e X1 non cambiano mai di valore contemporaneamente. Il segnale.
Una rete sequenziale asincrona è dotata di due ingressi X1, X2 e di un’uscita Z. I segnali X2 e X1 non cambiano mai di valore contemporaneamente. Il segnale.
Cassaforte asincrona II assegnamento. Descrizione Il progetto Cassaforte II assegnamento consiste in una codifica diversa delle variabili di stato. Codifica.
Introduzione Il progetto Cassaforte II assegnamento consiste in una diversa codifica delle variabili di stato. Ci si chiede se questo possa influenzare.
Testo dell’esercizio L’ascensore di un edificio a 2 piani utilizza 2 sensori S0, S1 per determinare la posizione della cabina passeggeri. Il segnale generato.
Una rete sequenziale asincrona ha due ingressi C,X e un’uscita Z. I segnali C,X non cambiano mai di valore contemporaneamente. Il segnale C è periodico;
Teoria dei sistemi Autore: LUCA ORRU'.
Analisi della rete: costruzione della TDV a b c Z.
Università degli studi di Parma Dipartimento di Ingegneria dell’Informazione Politecnico di Milano Reti Logiche A Macchine non completamente specificate.
Una ditta specializzata in confezionamenti di ananas costruisce una rete logica per ottimizzare la propria produzione. La rete è formata da un nastro trasportatore,
In una macchina automatica vengono utilizzati due segnali binari X1, X2 per verificare la corretta esecuzione di una certa attività su ciascun prodotto.
Rappresentazione come schematico della seguente rete sequenziale asincrona: Una rete sequenziale asincrona, dotata di due ingressi X0, X1 e di un’uscita.
Progetto Rete Sequenziale Asincrona
Transcript della presentazione:

Progetto RSA Analisi di un progetto di una rete per la direzione dei veicoli negli opportuni parcheggi in base alla loro lunghezza Cappa Francesca 0000469838

Testo Esercizio Un rete sequenziale asincrona gestisce l’accesso due parcheggi, un parcheggio adibito a veicoli di lunghezza inferiore a 4m (P1), l’altro per veicoli di grandezze superiori (P2). Per smistare le auto abbiamo due sensori A e B posti ad una d=4m e due sbarre S1 ed S2. Se la macchina è di dimensione idonee entra nel primo parcheggio P1 (S1=1) altrimenti entra nel secondo parcheggio P2 (S2=1). Cappa Francesca 0000469838

Diagramma degli stati Cappa Francesca 0000469838

Tabella degli stati primitiva 00 01 11 10 z1z2 A B - E C D F Cappa Francesca 0000469838

Tabella triangolare B AE C - D E DF F A Cappa Francesca 0000469838

Stati compatibili In accordo con la tabella precedente si ricavano i seguenti stati compatibili: [AB][AC][AE][BC][BE][D][F] Da cui si ottengono le classi di compatibilità [AE] α [BC] β [D] δ [F] γ Che verificano le condizioni di copertura e chiusura Cappa Francesca 0000469838

Assegnazione 00 01 11 10 α β - γ δ 00 01 11 10 - Mi si presenta una corsa non critica in quanto per ingresso 00 tutti gli stati Si portano nello stato 00, ma per scrupolo utilizziamo una transizione multipla Cappa Francesca 0000469838

Risoluzione corsa 00 01 11 10 - Cappa Francesca 0000469838

Sintesi con retroazione diretta 00 01 11 10 - y1=x1!x2 00 01 11 10 - y2=y1y2+x2+!y1y2x1 z1=y1y2 z2=y1!y2 Cappa Francesca 0000469838

Schematico Xilinx Cappa Francesca 0000469838

Simulazione Behavioral simulo prima l’ingresso di un auto di lunghezza superiore ai 4m simulo prima l’ingresso di un auto di lunghezza superiore ai 4m simulo prima l’ingresso di un auto di lunghezza superiore ai 4m Poi simulo l’ingresso di un auto di lunghezza inferiore ai 4m Cappa Francesca 0000469838

Simulazione Post-Route Nella simulazione Post-Route sono state testate le stesse condizioni della simulazione Behavioral. Il comportamento è il medesimo, a parte il ritardo nel passaggio da uno stato all’altro e conseguentemente anche nell’uscita. Il ritardo della rete è di circa 7 ns. Cappa Francesca 0000469838

Codice VHDL Cappa Francesca 0000469838

Simulazione Behavioral simulo prima l’ingresso di un auto di lunghezza superiore ai 4m Poi simulo l’ingresso di un auto di lunghezza inferiore ai 4m Cappa Francesca 0000469838

Simulazione Post-Route Anche in questo caso il ritardo nella simulazione è di circa 7 ns. Cappa Francesca 0000469838