SLP Tests in VME test stand: Saverio – Pierluigi (Daniel) New test stand: Enrico (Saverio – Pierluigi) VME Tests versus new test stand tests (Enrico-Saverio-Pierluigi) Towards the integration (Daniel- Marco) Cooling tests (Marco-Daniel) The new AMBSLP (Saverio-CERN) new test stands at Tessaloniki and Melbourne FTK - Update
La Processing Unit Hit Track TF Saverio – Pierluigi Tests della AMBSLP: VME ~ √ serial links alla/dalla LAMB ~ √ Comunicazione con la AUX Board ?
DESIGN AND TEST OF the with SERDES Da Milano 4 Per la MiniLamb should be validated to Submit AMchip05
Il primo prototipo da verificare: la MiniLAMB Versione ridotta del chip (MiniAM-Chip) e della LAMB (MiniLAMB) con tutte le nuove soluzioni progettuali Permette di verificare: (a) la compatibilità degli I/O degli AM- Chip con i chip di fanout; (b) la compatibilità con i convertitori DC-DC Da verificare per proseguire con la produzione del chip di memoria associativa e della LAMB definitivi 4 Pierluigi-Saverio
Duplicazione del test stand e Obbiettivi del Test offline 5 Terminale (PC) Scheda di interfaccia Indagare problemi osservati nel crate VME Esecuzione di test funzionali per validare le scelte della scheda madre Misure sperimentali per accertare la qualita’ della trasmissione serializzata ENRICO
La scheda completa Sezione di potenza DC-DC 48 V – 1.2 VDC-DC 48 V – 2.5 V DC-DC 12 V – 1 V Sezione di fanout Connettori FMC- HPC 6 Enrico (con supervisione Saverio-Pierlugi)
Il sistema di test completo MiniLAMBScheda di valutazioneMezzanina 7 Enrico/Stabile/Crescioli
Jitter Diagramma ad occhio Vasca da bagno Enrico/Saverio/Pierluigi Misure fatte a Frascati
Evoluzione del sistema di test Firmware sviluppato parte in hardware e parte in software 1. Hardware: - Soft core MicroBlaze - Due periferiche custom 2. Software: - Codice C per MicroBlaze Procedura nuovo firmware: 1. Prog. FPGA Virtex-6 (da automatizzare) 2. Prog. FPGA sulla LAMB 3. Avvio del test (MicroBlaze) Sistema veloce per test della produzione Minima interazione con l’operatore Test esaustivo e accurato 9 Enrico/Matteo
The final Goal: the Global Integration (blue arrow) Global Integration test - difficult run control based, 1 ? Let’s arrive there with boards tested two-by-two with the final complexity. Lets’ arrive there having good sw tools and a strong group of trained people FTK_IM Test Plan: next steps Test each board with its neighbour (red arrows)
Simple firmware to receive roads to be readout from VME Simple firmware to send hits of simulated events loaded on a memory from a file on disk Simple firmware to send roads of the same simulated events loaded on a memory from a file on disk. Roads are sent when INIT_ev is provided, like w real LAMBs INTEGRATION of AMBoard and AUX card: “fake cards” We are producing in Pisa a firmware for a Simplified AMB and AUX to use them as “ Pattern Generator that provides inputs ” and “ Logical Analyzer that allows to check the outputs”. To be used also to test the production. Even if simplified, the AMB timing and Latency will be the correct one as if the LAMBs were there Simple firmware to receive hits and make them readable from VME MARCO & DANIEL
Freezing in Chicago Daniel TEST Comunicazione AMBFTK AUX AUX AMBFTK E AMBFTK Proto Proto AMBFTK
Cooling setup in USA15- in USA15 last October, installed in one temporary TRT rack, Y A1 13 Two VME crates, the lower one filled in with old AMBFTK boards, and the power one with the 15 load boards PS of the power crate Power crate PS of the lower crate Lower crate Heat exchanger Turbine Heat exchanger Air deflector
Conclusions Tanti ingegneri, lavorano tanto Tanti miglioramenti ma ancora lontani dalla sicurezza che tutto funzionera’ Disegno della LAMB definitiva aspetta la sottomissione del chip 05 che ritarda. Tanta fatica…. Tanti imprevisti …. Pochi soldi….
BACKUP