Scaricare la presentazione
La presentazione è in caricamento. Aspetta per favore
1
... mi hanno detto di preparare “due” slide ...
dal recente viaggio al sud, cartello appeso ad Arco Felice, vicino Pozzuoli ... due diap pixFEL, Fabio Morsani,
2
... due diap pixFEL, Fabio Morsani, 22-05-2013
schema a blocchi dell’ADC e logica di readout (readout e conversione in parallelo) conv. clock CMP conv. control logic conv. start wr bit pnt SRbit prev write rdout clock (SR load) bit value DAC REG SRbit shiftout clock SRbit next tempo conversione 1 bit: T1bit = Tdac + Tcmp + Tlogic ... due diap pixFEL, Fabio Morsani,
3
macropixel, versione senza buffer
SRbit prev rdout clock (SR load) SRbit shiftout clock SRbit next Fshiftout clock = Nbit*Frdout clock SRbit prev rdout clock (SR load) SRbit shiftout clock SRbit next bit out (ultima uscita della catena) ... due diap pixFEL, Fabio Morsani,
4
... due diap pixFEL, Fabio Morsani, 22-05-2013
schema a blocchi dell’ADC e logica di readout (readout e conversione indipendenti) conv. clock CMP conv. control logic conv. start wr bit pnt write bit value DAC REG bit out MUX tempo conversione 1 bit: T1bit = Tdac + Tcmp + Tlogic rd bit pnt rdout clock data available rdout control logic rdout start ... due diap pixFEL, Fabio Morsani,
5
macropixel, versione senza buffer
rdout clock PARALLEL LOAD bit out MUX IN #0 wr bit pnt rd bit pnt rdout clock data available rdout control logic rdout start SHIFT REGISTER bit out MUX IN #1 wr bit pnt rd bit pnt rdout clock shiftout clock data available rdout control logic serial data out rdout start Fshiftout clock = Nbit*Frdout clock ... due diap pixFEL, Fabio Morsani,
6
macropixel, versione con buffer
rdout clock WRITE bit out MUX IN #0 wr bit pnt rd bit pnt rdout clock data available rdout control logic rdout start FIFO bit out MUX dataout read IN #1 full empty wr bit pnt rd bit pnt rdout clock dataout clock data available rdout control logic SREG serial data out rdout start ... due diap pixFEL, Fabio Morsani,
7
... due diap pixFEL, Fabio Morsani, 22-05-2013
860 mm2 usando le celle standard 130nm conv. clock (CLK) conv. start (RST, impulso) wr pointer ... due diap pixFEL, Fabio Morsani,
8
rdout control logic, mux
wr bit pnt bit out MUX rd bit pnt rdout clock data available rdout control logic rdout start rd pointer scorrimento di un 1 che abilita ogni volta uno switch diverso selezionando il bit corrispondente LOGICA DI CONTROLLO per valutare i bit validi, N mm2 altri 400 mm2 usando le celle standard 130nm, totale di N = 1500 mm2 ... due diap pixFEL, Fabio Morsani,
9
... due diap pixFEL, Fabio Morsani, 22-05-2013
circuito SAR e simulazione di prova (con controllo automatico del risultato) ... due diap pixFEL, Fabio Morsani,
10
pasta con le sarde, prima della cura m’hai provocato e io ...
... due diap pixFEL, Fabio Morsani,
Presentazioni simili
© 2024 SlidePlayer.it Inc.
All rights reserved.