Scaricare la presentazione
La presentazione è in caricamento. Aspetta per favore
PubblicatoMarino Ferrero Modificato 10 anni fa
1
Lezione 2_1 Overview della struttura dei computer: CPU e memoria primaria
2
Sommario zIl concetto di istruzione zIl concetto di esecuzione di una istruzione zPipelining zSistemi paralleli zMemoria principale zCodici di correzione degli errori zCache
3
Fetch - Decode - Execute zPrendi istruzione seguente e mettila nel registro delle istruzioni - fetch z(Cambia program counter) zDecodifica istruzione - decode zLeggi dato - read zEsegui istruzione - execute zScrivi risultato - write
4
Principi di progettazione zEsecuzione hardware (CISC-RISC) zSemplicità di decodifica zRarità di accesso alla memoria zOttimizzazione velocità di inizio
5
Organizzazione di una CPU zPipelining ystadi ymetodo di pipelining
6
Organizzazione di una CPU zCapacità di processo yLatenza yAmpiezza yOrdini di grandezza
7
Parallelismo zArchitetture superscalari zArray (e vector) Computer zMultiprocessori
8
Memoria Principale zRAM: random access memory zBit, Byte, Parola zCella/indirizzo
9
Memoria Principale zPackaging ySIMM yDIMM
10
Memoria Principale zCodici di correzione degli errori yParola.. M=n+r yDistanza di hamming yBit di parità yDiagrammi di Venn yCalcolo dei bit di controllo
11
Memoria Cache zSignificato della cache zTempi di accesso zPrincipio di località zCache line zPercentuale di successo e tempo medio di accesso
12
Memoria Cache zCriteri di progettazione: yDimensioni generali yDimensioni di cache line yOrganizzazione della cache xcache unificata xcache splittata yn° di cache
Presentazioni simili
© 2024 SlidePlayer.it Inc.
All rights reserved.