... mi hanno detto di preparare “due” slide ...

Slides:



Advertisements
Presentazioni simili
SISTEMA DI ACQUISIZIONE E DISTRIBUZIONE DATI
Advertisements

Circuiti Aritmetico-Logici
Circuiti sequenziali Capitolo 5.
Sviluppo di un’interfaccia Camera Link - FPGA
Progetto di un circuito a microcontrollore per la gestione del ricetrasmettitore impiegato nel satellite Atmocube Laureando: Stefano Punis Relatore: Prof.
Convertitori Analogico/Digitali
Circuiti di memorizzazione elementari: i Flip Flop
CONVERSIONE ANALOGICO-DIGITALE, A/D
INTRODUZIONE AI CONVERTITORI ANALOGICO-DIGITALI (ADC)
ANALOGICO-DIGITALI (ADC) DIGITALE-ANALOGICI (DAC)
Ottobre 2002IFTS2002 Acq. Dati Remoti: INFORMATICA 1 Commutazione logica.
Local Trigger Control Unit prototipo
PSPICE – Circuiti sequenziali principali
Cosa è un DAC? Digital-to-Analog converter dispositivo “mixed signal”: Input digitale (parola a n bit) Output analogico: tensione o corrente.
Disegni organizzati gerarchicamente Ciascun elemento del disegno ha: –Uninterfaccia ben definita –Una precisa specifica del comportamento usando o: Una.
Flip-flop e Registri.
Macchina a stati finiti DMAC 1.I/O dalla memoria al disco in modalità Burst 2.I/O dalla memoria al disco in modalità Burst Stealing 3.I/O dal disco alla.
Interfaccia del Timer1 I/O AB I/O DB I/O CB Dec SELECT START IRQ SCO R Q S Q STATUS STARTDEV COMPLETE CLEAR IVN CPU IACK IN IACK OUT IRQ IOWR REG COUNTER.
Esercizio Esame Un processore PD32 è interfacciato a due periferiche di input A e B, e ad un DMAC il quale puo’ gestire trasferimento di dati da B verso.
Come aumentare le linee di I/O?
Convertitore A/D e circuito S/H
Gestione della tastiera
Cos’è una sequenza? Una sequenza è una successione finita di valori, dove ogni valore ha una durata prefissata e costante (T). I valori della sequenza.
1 Premessa In questo progetto sono stati implementati tutti gli esercizi di Complementi di esercizi di Reti logiche. Elenco degli esercizi svolti: 1.Registro.
Cosa è un DAC? Digital-to-Analog converter dispositivo mixed signal: o Input digitale (parola a n bit) o Output analogico: tensione o corrente output.
Roma 28 gennaio 2002 Beam Monitor per il TOP-Linac E. Cisbani, G. Vacca Riunione di lavoro TOP gennaio 2002 Polo Oncologico e Dermatologico I.F.O.
FACOLTA’ DI INGEGNERIA
Sistemi di acquisizione
SISTEMA DI CONTROLLO Circuito di controllo trasduttori attuatori NOTA:
Registro a scorrimento
L’azienda di packaging ‘’Choco-Pack’’ dispone di un macchinario per l'impacchettamento di cioccolatini in scatole da 8 pezzi. Per variare l'offerta sul.
ARDUINO Duemilanove Parte_1 Caratteristiche
Traformazioni fra Bistabili e Registri
V.1. Considerazioni generali V.2. Flip-Flop V.3 Esempi applicativi
Calcolatori Elettronici Il Processore
Analisi e Sintesi di un contatore BCD con Quartus II
ADC – SCHEMA GENERALE I convertitori AD sono disponibili come circuiti integrati in diversi modelli, che differiscono fra loro per prezzo, prestazioni.
Clocking Il segnale di Clock definisce quando i segnali possono essere letti e quando possono essere scritti Fronte di discesa (negativo) Falling edge.
8253 (temporizzatore di intervalli)
Circuiti di memorizzazione elementari: i Flip Flop
DAC A RESISTORI PESATI.
A.S.E.20.1 ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 20 Flip - Flop J – K Master – SlaveFlip - Flop J – K Master – Slave Soluzione alternativaSoluzione.
A.S.E.18.1 ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 18 Flip-flop S-R Master-slaveFlip-flop S-R Master-slave Flip-flop J-K Master-slaveFlip-flop.
Capitolo 10: Realizzazione di Macchine a Stati Finiti Reti Logiche Contemporary Logic Design Randy H. Katz University of California, Berkeley May.
Data Acquisition System I° Modulo(DAS) Corso di Elettronica1.
A.S.E.21.1 ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 21 Flip - Flop J – K Master – SlaveFlip - Flop J – K Master – Slave Soluzione alternativaSoluzione.
HI-TECH INNOVATION AT WORK. HI-TECH INNOVATION AT WORK 2 “Fast Production Programmer” Apparecchiature di programmazione in circuit.
Flip flop sincronizzati Spesso l’eventuale cambiamento di stato di un flip-flop non si fa coincidere con l’istante in cui si modificano i valori dei bit.
Comunicazione Seriale Prof. Antonino Mazzeo Corso di Laurea Specialistica in Ingegneria Informatica.
Sviluppo dell’ASIC a 64-channel DEI - Politecnico di Bari e INFN - Sezione di Bari Meeting INSIDE, marzo 2014, Milano.
Acquisizione dati con ADC 0831 e PIC 16F84
LA MEMORIA CENTRALE. La memoria nella struttura generale del calcolatore MEMORIA CONTROLLO INGRESSO E USCITA ARITMETICA E LOGICA CPU Dispositivi esterni.
Z iLOG 80 Calcolatori Elettronici Bartolomeo Bajic.
IL PROCESSORE I MICROPROCESSORI INTEL Il microprocessore è un circuito integrato dotato di una struttura circuitale in grado di effettuare un determinato.
10 Mev e S(e)-S(mu) = % DS(mu)/S(mu) = 5-70 % Streamer.
Laboratorio di Architettura Degli Elaboratori1 PSPICE – Circuiti sequenziali.
Elementi fondamentali dell’ Architettura di di un elaboratore elettronico.
Sistema di Acquisizione Dati Per un Rivelatore di Muoni
Architettura e funzionalità
La matrice per ApselVI (e per Superpix1) Fabio Morsani,
Pensieri su pixFEL se mi sbalio mi corrigerete!
Cammino dei Dati (Datapath)
Circuiti integrati Costruzione di circuiti (logici e non) su un substrato di silicio. Non solo la parte attiva ma anche le connessioni tra le porte. Incredibile.
Introduzione L’8254 è un interval timer event/counter, progettato per risolvere i problemi del controllo del timing, comuni ad ogni microcomputer. E’ costituito.
Convertitore A/D e circuito S/H
A/D seconda parte.
Chimica e stereochimica supramolecolare
Esercitazione 8 Laboratorio di Architetture degli Elaboratori I
Introduzione a Logisim
Memorie Laboratorio di Architetture degli Elaboratori I
Transcript della presentazione:

... mi hanno detto di preparare “due” slide ... dal recente viaggio al sud, cartello appeso ad Arco Felice, vicino Pozzuoli ... due diap pixFEL, Fabio Morsani, 22-05-2013

... due diap pixFEL, Fabio Morsani, 22-05-2013 schema a blocchi dell’ADC e logica di readout (readout e conversione in parallelo) conv. clock CMP conv. control logic conv. start wr bit pnt SRbit prev write rdout clock (SR load) bit value DAC REG SRbit shiftout clock SRbit next tempo conversione 1 bit: T1bit = Tdac + Tcmp + Tlogic ... due diap pixFEL, Fabio Morsani, 22-05-2013

macropixel, versione senza buffer SRbit prev rdout clock (SR load) SRbit shiftout clock SRbit next Fshiftout clock = Nbit*Frdout clock SRbit prev rdout clock (SR load) SRbit shiftout clock SRbit next bit out (ultima uscita della catena) ... due diap pixFEL, Fabio Morsani, 22-05-2013

... due diap pixFEL, Fabio Morsani, 22-05-2013 schema a blocchi dell’ADC e logica di readout (readout e conversione indipendenti) conv. clock CMP conv. control logic conv. start wr bit pnt write bit value DAC REG bit out MUX tempo conversione 1 bit: T1bit = Tdac + Tcmp + Tlogic rd bit pnt rdout clock data available rdout control logic rdout start ... due diap pixFEL, Fabio Morsani, 22-05-2013

macropixel, versione senza buffer rdout clock PARALLEL LOAD bit out MUX IN #0 wr bit pnt rd bit pnt rdout clock data available rdout control logic rdout start SHIFT REGISTER bit out MUX IN #1 wr bit pnt rd bit pnt rdout clock shiftout clock data available rdout control logic serial data out rdout start Fshiftout clock = Nbit*Frdout clock ... due diap pixFEL, Fabio Morsani, 22-05-2013

macropixel, versione con buffer rdout clock WRITE bit out MUX IN #0 wr bit pnt rd bit pnt rdout clock data available rdout control logic rdout start FIFO bit out MUX dataout read IN #1 full empty wr bit pnt rd bit pnt rdout clock dataout clock data available rdout control logic SREG serial data out rdout start ... due diap pixFEL, Fabio Morsani, 22-05-2013

... due diap pixFEL, Fabio Morsani, 22-05-2013 860 mm2 usando le celle standard 130nm conv. clock (CLK) conv. start (RST, impulso) wr pointer ... due diap pixFEL, Fabio Morsani, 22-05-2013

rdout control logic, mux wr bit pnt bit out MUX rd bit pnt rdout clock data available rdout control logic rdout start rd pointer scorrimento di un 1 che abilita ogni volta uno switch diverso selezionando il bit corrispondente LOGICA DI CONTROLLO per valutare i bit validi, N mm2 altri 400 mm2 usando le celle standard 130nm, totale di 860+400+N = 1500 mm2 ... due diap pixFEL, Fabio Morsani, 22-05-2013

... due diap pixFEL, Fabio Morsani, 22-05-2013 circuito SAR e simulazione di prova (con controllo automatico del risultato) ... due diap pixFEL, Fabio Morsani, 22-05-2013

pasta con le sarde, prima della cura m’hai provocato e io ... ... due diap pixFEL, Fabio Morsani, 22-05-2013