ARCHITETTURA DEI SISTEMI ELETTRONICI LEZIONE N° 17 Flip-Flop R-S Variabili di stato Flip-Flop R-S con abilitazione D Latch Temporizzazioni Architettura MASTER - SLAVE A.S.E.
Richiami Reti sequenziali Esempio concetto di memoria anelli di reazione Esempio Flip-Flop R-S A.S.E.
Flip – Flop S-R alternativo Q S R Q+ Q+ Q Q 1 - R Q S R Q Q t S Q R Q A.S.E.
Schema circuitale R S Q Q A.S.E.
Simbolo S Q R Q A.S.E.
Tabella delle funzioni (delle transizioni) Stato successivo (Stato futuro) S R Q+ Q+ Q Q 1 - Stato Presente A.S.E.
Forme d’onda S R Q Q t A.S.E.
Variabili di stato La capacità di “memorizzazione è legata agli anelli di richiusura interni Variabili di stato Tante quante sono le richiusure “k” Stati interni 2k S Q R Q R’ Y A.S.E.
Altre rappresentazioni del F- F [S-R] Q R R’ Y S Q R S Q Q Q R A.S.E.
Flip – Flop S – R con abilitazione Tabella delle funzioni Schema R S Q Q Ck Ck S R Q+ Q+ x Q Q 1 - A.S.E.
Flip – Flop SR “cloccato” 2 A.S.E.
Flip – Flop D LATCH Per Ck = 1 Per Ck = 0 L’uscita Q segue l’ingresso D Per Ck = 0 L’uscita conserva lo stato precedente Tabella delle funzioni Schema Ck D Q+ x Q 1 D Q Q Ck A.S.E.
Tempi di propagazione A.S.E.
Temporizzazione schematica A.S.E.
Durata minima dell’impulso 1 Forme d’onda di una rete combinatoria in t out t A.S.E.
Durata minima dell’impulso 2 Forme d’onda di un Flip – Flop SR S R t Q t Q t t A.S.E.
Durata minima dell’impulso 3 A.S.E.
Tempi di Setup e Hold 1 A.S.E.
Tempi di Setup e Hold 2 A.S.E.
Problema dell’instabilità Presenza di anelli multipli A causa dei ritardi sulle porte le uscite oscillano R S 1 Q Ck A Q A.S.E.
Architettura MASTER - SLAVE QM SS S Q RS R Q QM CkM CkS A.S.E.
Conclusioni Flip-Flop R-S Variabili di stato Flip-Flop R-S con abilitazione Architettura MASTER - SLAVE A.S.E.