Ischia, giugno 2006Riunione Annuale GE 2006 Exploiting the Body Effect to Improve Analog CMOS Circuit Performances *P. Monsurrò, **S. Pennisi, *G. Scotti, *A. Trifiletti *Dipartimento di Ingegneria Elettronica Università di Roma La Sapienza **Dipartimento di Ingegneria Elettrica Elettronica e dei Sistemi Università di Catania
Ischia, giugno 2006Riunione Annuale GE 2006 Using the body connection as a control or input terminal The body effect is usually considered as a parasitic effect that degrades the performance of circuits in CMOS technology. However this effect can be exploited to the designers advantage in a lot of applications, using the body connection as a control or input terminal both in digital and analog circuits. We present here some topologies for basic analog functions in CMOS technology, that exploit the body terminal to improve some relevant figure of merit.
Ischia, giugno 2006Riunione Annuale GE 2006 Linearization Technique for CMOS Differential Transconductors
Ischia, giugno 2006Riunione Annuale GE 2006 CMOS Transimpedance Amplifiers using Body Voltage Control Technique
Ischia, giugno 2006Riunione Annuale GE 2006 CMOS Miller OTA with Body-biased Class AB Output Stage
Ischia, giugno 2006Riunione Annuale GE 2006 CMOS Miller OTA with Body-biased Class AB Output Stage
Ischia, giugno 2006Riunione Annuale GE 2006 Biasing technique Via Bulk Terminal for Minimum Supply Voltage CMOS Operational Amplifiers **D. Grasso, *P. Monsurrò, **S. Pennisi, *G. Scotti, *A. Trifiletti *Dipartimento di Ingegneria Elettronica Università di Roma La Sapienza **Dipartimento di Ingegneria Elettrica Elettronica e dei Sistemi Università di Catania
Ischia, giugno 2006Riunione Annuale GE 2006 Minimum Supply Voltage CMOS OTAs Replace the current source in the input stage by a Switched Capacitor Replica loop which set the common mode current using the bulk as a control terminal.
Ischia, giugno 2006Riunione Annuale GE 2006 Minimum Supply Voltage CMOS OTAs Two stage OTA with minimum supply voltage equal to 2V T (0.7 V in 0.13 um)