Ischia, 21-23 giugno 2006Riunione Annuale GE 2006 Exploiting the Body Effect to Improve Analog CMOS Circuit Performances *P. Monsurrò, **S. Pennisi, *G.

Slides:



Advertisements
Presentazioni simili
“FIBROSI NEFROGENICA SISTEMICA”
Advertisements

Centro Internazionale per gli Antiparassitari e la Prevenzione Sanitaria Azienda Ospedaliera Luigi Sacco - Milano WP4: Cumulative Assessment Group refinement.
L’esperienza di un valutatore nell’ambito del VII FP Valter Sergo
Parametri Acustici (ISO 3382)
1 Teaching Cloud Computing and Windows Azure in Academia Domenico Talia UNIVERSITA DELLA CALABRIA & ICAR-CNR Italy Faculty Days 2010.
A. Oppio, S. Mattia, A. Pandolfi, M. Ghellere ERES Conference 2010 Università Commerciale Luigi Bocconi Milan, june 2010 A Multidimensional and Participatory.
Relaunching eLene Who are we now and which are our interests.
DG Ricerca Ambientale e Sviluppo FIRMS' FUNDING SCHEMES AND ENVIRONMENTAL PURPOSES IN THE EU STRUCTURAL FUNDS (Monitoring of environmental firms funding.
La stenosi carotidea a rischio: evoluzione dell’inquadramento US
Anodo catodo.
1.E un algoritmo ricorsivo: Tutti le istanze di oggetti raggiungibili da un oggetto persistente diventano anchessi persistenti.
piacere The verb to like does not have a direct equivalent in Italian.
© and ® 2011 Vista Higher Learning, Inc.4B.1-1 Punto di partenza Italian uses two principal tenses to talk about events in the past: the passato prossimo.
Cancer Pain Management Guidelines
Dipartimento di Matematica Applicata Università di Firenze Multiband transport models for semiconductor devices Giornata di lavoro sulle Nanoscienze Firenze.
C Consiglio Nazionale delle Ricerche - Pisa Iit Istituto per lInformatica e la Telematica Reasoning about Secure Interoperation using Soft Constraints.
Biometry to enhance smart card security (MOC using TOC protocol)
Corso di Laurea in Ingegneria Elettronica - U niversità di N apoli F EDERICO II Autori XXXXX XXXXXXX YYYYY YYYYYYY ZZZZZ ZZZZZZZ Titolo tesina Parte X:
Costruzione di Interfacce Lezione 10 Dal Java al C++ parte 1
Dafinei_Otranto2012_Lesson-2 Ioan Dafinei INFN Sezione di Roma, ITALY OTRANTO Settembre 2012 XXIV SEMINARIO NAZIONALE Di FISICA NUCLEARE E SUBNUCLEARE.
2000 Prentice Hall, Inc. All rights reserved. 1 Capitolo 3 - Functions Outline 3.1Introduction 3.2Program Components in C++ 3.3Math Library Functions 3.4Functions.
Laurea specialistica in Scienza e Ingegneria dei Materiali
Magnetochimica AA Marco Ruzzi Marina Brustolon
Nanoscience Laboratory Silicon nanophotonics Metamaterials Nanobiotechnologies, antioxidants and human health Few lab members.
Applicazioni dell'Elettronica basata sul Diamante _________________________________________ Arnaldo Galbiati SOLARIS PHOTONICS Alkaline Solar Cells and.
LHCf Status Report Measurement of Photons and Neutral Pions in the Very Forward Region of LHC Oscar Adriani INFN Sezione di Firenze - Dipartimento di Fisica.
Concord A tool for the analysis and concordances of the terminological constituents P. Plini, N. Mastidoro* * - Èulogos, Rome Institute for Atmospheric.
Alcuni moduli per processare i segnali provenienti dai rivelatori
PASTIS CNRSM, Brindisi – Italy Area Materiali e Processi per lAgroindustria Università degli Studi di Foggia, Italy Istituto di Produzioni e Preparazioni.
Alcuni, qualche, un po’ di
Abercrombie & Fitch Hollister American Eagle Forever 21 Abercrombie & Fitch Hollister American Eagle Forever 21 These brands are knows around the U.S.
UNIVERSITÀ DEGLI STUDI DI PAVIA FACOLTÀ DI ECONOMIA, GIURISPRUDENZA, INGEGNERIA, LETTERE E FILOSOFIA, SCIENZE POLITICHE. Corso di Laurea Interfacoltà in.
Motor Sizing.
Area Di Progetto I.T.I.S G.Marconi Dalmine Classe 5°AET
embryo GPS dish (Rieger et al., 2007) Avvicinamento degli embrioni rispetto a micro gocce tradizionali e minore superficie.
Frequency Domain Processing (part 2) and Filtering C. Andrés Méndez 03/04/2013.
Distribuzione del numero di alleli condivisi da coppie di fratelli e di non-parenti tipizzati rispettivamente per 5, 9 e 13 markers.
FASTVID RENTALS: BUSINESS MODELING 1. Business Modeling One of the major problems with most business engineering efforts, is that the software engineering.
Architettura software La scelta architetturale: MVA (Model – View – Adapter/Control) The view is completely decoupled from the model such that view and.
…there is still plenty of room at the bottom*
UG40 Energy Saving & Twin Cool units Functioning and Adjustment
EMPOWERMENT OF VULNERABLE PEOPLE An integrated project.
A PEACEFUL BRIDGE BETWEEN THE CULTURES TROUGH OLYMPICS OLYMPIC CREED: the most significant thing in the olympic games is not to win but to take part OLYMPIC.
Lezione n°27 Università degli Studi Roma Tre – Dipartimento di Ingegneria Corso di Teoria e Progetto di Ponti – A/A Dott. Ing. Fabrizio Paolacci.
Italian 1 -- Capitolo 2 -- Strutture
Prof. G.PassianteCorso di Economia dell’innovazione - A.A. 2012/13 The Process Handbook: A Tool for Business Process Redesign.
1 Acceleratori e Reattori Nucleari Saverio Altieri Dipartimento di Fisica Università degli Studi - Pavia
Chapter 5 - Part 2 1 Procedura di sintesi  Specifiche  Formulazione – Ricavare un diagramma o una tabella di stato  Assegnazione della codifica di stato.
Chapter Eighteen1 CHAPTER 3 Distribution of national income A PowerPoint  Tutorial To Accompany MACROECONOMICS, 7th. ed. N. Gregory Mankiw Tutorial written.
Filtri del primo ordine
SUMMARY Quadripoles and equivalent circuits RIEPILOGO Quadripoli e circuiti equivalenti RIEPILOGO Quadripoli e circuiti equivalenti.
L A R OUTINE D EL M ATTINO Ellie B.. Io mi sono svegliata alle cinque del mattino.
SUMMARY High efficiency motors RIEPILOGO Motori ad alta efficienza RIEPILOGO Motori ad alta efficienza.
SUMMARY Dinamic analysis RIEPILOGO Analisi dinamica RIEPILOGO Analisi dinamica.
Circuiti matematici con amplificatori operazionali
RIEPILOGO Transistor JFET
Summary Module 1 – Unit 1 (Current, potential difference, resistance) RIEPILOGO Modulo 1 – Unità 1 (Corrente, tensione, resistenza)
SUMMARY Different classes and distortions RIEPILOGO Le diverse classi e le distorsioni RIEPILOGO Le diverse classi e le distorsioni.
Tipologie e caratteristiche degli amplificatori a retroazione
SUMMARY Speed control RIEPILOGO Controllo di velocità RIEPILOGO Controllo di velocità.
Filtri del secondo ordine e diagrammi di Bode
SUMMARY Interconnection of quadripoles RIEPILOGO Interconnessione di quadripoli RIEPILOGO Interconnessione di quadripoli.
Dispense del Corso di Micro- NanoSistemi Elettronici Sensori meteo-climatici: Temperatura Umidità aria RHT Sensori magnetici Sensori MEMS inerziali e gyro.
SUMMARY Checking RIEPILOGO Verifiche RIEPILOGO Verifiche.
Oggi è giovedì il dodici settembre 2013
AusTel by taha.a.
Il condizionale.
General Office for Airspace
CdS 2017: embargo fino a TAUP2017
Transcript della presentazione:

Ischia, giugno 2006Riunione Annuale GE 2006 Exploiting the Body Effect to Improve Analog CMOS Circuit Performances *P. Monsurrò, **S. Pennisi, *G. Scotti, *A. Trifiletti *Dipartimento di Ingegneria Elettronica Università di Roma La Sapienza **Dipartimento di Ingegneria Elettrica Elettronica e dei Sistemi Università di Catania

Ischia, giugno 2006Riunione Annuale GE 2006 Using the body connection as a control or input terminal The body effect is usually considered as a parasitic effect that degrades the performance of circuits in CMOS technology. However this effect can be exploited to the designers advantage in a lot of applications, using the body connection as a control or input terminal both in digital and analog circuits. We present here some topologies for basic analog functions in CMOS technology, that exploit the body terminal to improve some relevant figure of merit.

Ischia, giugno 2006Riunione Annuale GE 2006 Linearization Technique for CMOS Differential Transconductors

Ischia, giugno 2006Riunione Annuale GE 2006 CMOS Transimpedance Amplifiers using Body Voltage Control Technique

Ischia, giugno 2006Riunione Annuale GE 2006 CMOS Miller OTA with Body-biased Class AB Output Stage

Ischia, giugno 2006Riunione Annuale GE 2006 CMOS Miller OTA with Body-biased Class AB Output Stage

Ischia, giugno 2006Riunione Annuale GE 2006 Biasing technique Via Bulk Terminal for Minimum Supply Voltage CMOS Operational Amplifiers **D. Grasso, *P. Monsurrò, **S. Pennisi, *G. Scotti, *A. Trifiletti *Dipartimento di Ingegneria Elettronica Università di Roma La Sapienza **Dipartimento di Ingegneria Elettrica Elettronica e dei Sistemi Università di Catania

Ischia, giugno 2006Riunione Annuale GE 2006 Minimum Supply Voltage CMOS OTAs Replace the current source in the input stage by a Switched Capacitor Replica loop which set the common mode current using the bulk as a control terminal.

Ischia, giugno 2006Riunione Annuale GE 2006 Minimum Supply Voltage CMOS OTAs Two stage OTA with minimum supply voltage equal to 2V T (0.7 V in 0.13 um)