La presentazione è in caricamento. Aspetta per favore

La presentazione è in caricamento. Aspetta per favore

Relatore Tesi di laurea di

Presentazioni simili


Presentazione sul tema: "Relatore Tesi di laurea di"— Transcript della presentazione:

1 Relatore Tesi di laurea di
Facoltà di ingegneria Corso di laurea in ingegneria dell’informazione Curr. Elettronica applicata Progetto di un sistema per la rilevazione della velocità di un oggetto in movimento con interfaccia ludica Relatore Tesi di laurea di Prof. Ing. STEFANO MARSI Kassem AL hosen

2 SOMMARIO: Introduzione Dispositivi FPGA Scheda DE1 Schermo VGA
Sensore ultrasuono SRF08 Esecuzione del progetto Risultati finale e conclusione

3 introduzione

4 I dispositivi FPGA Composti da numerosi elementi logici programmabili attraverso un software specifico

5 Scheda DE1

6 Il sensore ultrasuono SRF_08
Costituto da un trasmettitore e un ricevitore di un onda di tipo ultrasuono Il pic montato del sensore calcola la distanza secondo questa formula : distanza= velocita x Tempo 2

7 Lo schermo VGA

8 Lo schermo VGA

9 Lo schermo VGA

10 Esecuzione del progetto

11 Esecuzione del progetto
Funzioni dei cerchi in generale 𝑥 𝑝𝑖𝑥𝑒𝑙 − 𝑥 ( 𝑦 𝑝𝑖𝑥𝑒𝑙 − 𝑦 1 ) 2 = 𝑓 1 𝑥 𝑝𝑖𝑥𝑒𝑙 − 𝑥 ( 𝑦 𝑝𝑖𝑥𝑒𝑙 − 𝑦 2 ) 2 = 𝑓 2

12 Esecuzione del progetto

13 Esecuzione del progetto
𝑥(𝑡) = 𝑣 0 cos ∅ t + 𝑥 0 𝑦(𝑡) = 𝑣 0 sin ∅ 𝑔 𝑡 𝑦 0

14 Il risultato finale

15 Conclusione Il progetto è stato eseguito in modo corretto
La progettazione in questi dispositivi deve essere programmata in modo da risparmiare più possibile gli elementi logici nella scheda


Scaricare ppt "Relatore Tesi di laurea di"

Presentazioni simili


Annunci Google