Ischia, giugno 2006Riunione Annuale GE 2006 High Performance Processors for Cartesian to Polar Coordinates Conversion in 0.25 m CMOS Dip. di Ingegneria Elettronica e delle Telecomunicazioni Università di Napoli Federico II Davide De Caro, Antonio G.M. Strollo, Nicola Petra, Davide Laurella
Ischia, giugno 2006Riunione Annuale GE 2006 circuito digitale Coordinate Cartesiane a Polari Obiettivo:sviluppo di un circuito digitale per la conversione da Coordinate Cartesiane a Polari Cartesian-to-Polar Coordinates Conversion Calcolo da effettuare Alcune applicazioni: Demodulazione di frequenza Controllo automatico del guadagno Sincronizzazione Modem Elaborazione delle Immagini
Ischia, giugno 2006Riunione Annuale GE 2006 Implementazione del Convertitore Tecniche esistenti in Letteratura CORDICVectoring CORDIC in modalità Vectoring Coarse/Fine Newton-Raphson y/x Approssimazione Coarse/Fine basata su Newton-Raphson per il calcolo di y/x [Fu, Willson, JSSC 2003] Contributi innovativi del nuovo circuito sistema logaritmico Architettura basata su un sistema logaritmico Tabelle Multipartite Calcolo delle funzioni non-lineari mediante approssimazione a Tabelle Multipartite Flip-flop avanzati Impiego di Flip-flop avanzati
Ischia, giugno 2006Riunione Annuale GE 2006 Prototipo e Prestazioni Tecnologia: TSMC 0.25m, 5 Metal, 2.5V Due processori realizzati: C2P Processor C2P Processor: Calcola Modulo e fase Phase Processor Phase Processor: Calcola solo la fase Prestazioni e confronto: